JR7CWK'sぶろぐ
JR7CWK'sぶろぐ
▼この記事へのコメントはこちら
名前
件名
本文
利得低減版を元の基板に実装するレイアウトを図にしてみた。 なお「その4」で書き漏らしたが、信号入力のGNDは、ICのGND(4p)に接続されるラインに接続すること。 図中のGNDは、S付VRのスイッチを経由した電源(電池)のマイナス極を示している。 また出力側の発振止めCRだが、先の回路図ではJACK側に入れてあるが、実装図ではIC側になっている。 どちらに入れても特性的にはほとんど差がないはずで、これはあくまで実装の都合。 (出力側DC cutのCを寝せて取り付ける事が可能なような配慮)
画像ファイル
13180754491.x-png
URL
管理者パスワード:
ケータイサイト
インフォメーション
プロフィール
Powered by
samidare